Cursos / Automação Industrial / Sistemas Digitais / Aula

arrow_back Aula 08 - Circuitos Sequenciais (Parte I)

Entradas Síncronas e Assíncronas

Nos flip-flops que estudamos até agora, as entradas S, R, J, K e D são denominadas entradas de controle ou entradas síncronas, pois seu efeito na saída do flip-flop é sincronizado com entrada clock (CLK).

A maioria dos flip-flops com clock também tem uma ou mais entradas assíncronas que operam independentemente das entradas síncronas e da entrada de clock. Essas entradas assíncronas podem ser usadas para colocar o flip-flop em '0' ou '1' em qualquer instante, independentemente das condições das outras entradas, inclusive do clock.

A Figura 22 mostra um flip-flop JK com duas entradas assíncronas PRESET e CLEAR. Elas são ativas em nível lógico baixo ('0'), conforme está indicado pelo uso dos pequenos círculos ('o') no símbolo do flip-flop.

<span class='italico'>flip-flop</span> JK com <span class='italico'>clock</span> e entradas assíncronas

Analisando a tabela verdade que está na Figura 22, podemos ver os seguintes casos:

  1. PRESET = CLEAR = 1. As entradas assíncronas estão desativadas e o flip-flop fica disponível para responder às entradas J, K e CLK, ou seja, as operações síncronas podem ser realizadas.
  2. PRESET = 0 e CLEAR = 1. A entrada PRESET está ativada e a saída Q é colocada imediatamente em '1', independente dos valores que tenham as entradas síncronas J, K e CLK. Enquanto PRESET estiver em '0', a entrada CLK não afeta o flip-flop.
  3. PRESET = 1 e CLEAR = 0. A entrada CLEAR está ativada, e a saída Q é colocada imediatamente em '0', independente dos valores que tenham as entradas síncronas J, K e CLK. Enquanto CLEAR estiver em '0', a entrada CLK não pode afetar o flip-flop.
  4. PRESET = CLEAR = 0. Essa condição não deve ser usada, pois resulta em resposta ambígua ou inválida.

Em resumo, podemos concluir que as entradas assíncronas servem para “forçar” um estado na saída do flip-flop, independente das entradas síncronas. Muitos flip-flops que estão disponíveis em circuitos integrados (chips) têm essas duas entradas assíncronas, alguns têm apenas a entrada CLEAR.

Versão 5.3 - Todos os Direitos reservados